2.7 時(shí)鐘和字符疊加電路
時(shí)鐘芯片選串行時(shí)鐘DS1302。該芯片是一種高性能、低功耗且?guī)AM的實(shí)時(shí)時(shí)鐘芯片,它有如下主要特性;
·實(shí)時(shí)時(shí)鐘,可對秒、分、時(shí)、日、周、月、年進(jìn)行計(jì)數(shù),且有閏年補(bǔ)償功能,直至2100年;
·用于數(shù)據(jù)暫存的31B NV RAM,簡單的三線接口,TTL兼容;
·用于時(shí)鐘或RAM數(shù)據(jù)讀/寫的連續(xù)多字節(jié)數(shù)據(jù)傳送方式;
·8引腳DIP或用于表面貼裝的8引腳SOIC封裝;
·工作電壓為2~5.5V,溫度為-40℃~85℃。
字符疊加電路由NEC公司μPD6453組成。該芯片可在屏幕上顯示12行、每行24個(gè)字符、每個(gè)字符為12×18點(diǎn)陣。字符的大小、閃爍頻率可以根據(jù)需要進(jìn)行調(diào)整,屏幕的背景色、字符的邊緣色以及字符本身的顏色也可以修改。該芯片內(nèi)部除固化了191個(gè)日文、英文字母和數(shù)字等字符的字模以外,還固化了49個(gè)漢字(如年、月、日、時(shí))的字模;另外該芯片提供16個(gè)字符的RAM空間,供用戶填入自定義字符。由于畫面處理器不需要疊加太多的不同字符,因而本設(shè)計(jì)不外加漢字字庫,這樣既節(jié)省了成本和線路板的空間,又簡化了電路結(jié)構(gòu)。μPD6453所需的行、場同步信號及時(shí)鐘信號均由FPGA提供。單片機(jī)通過串行數(shù)據(jù)傳輸將一系列命令(包括所要顯示的字符或漢字、字符大小、字符的間距、字符的屬性)送往μPD6453,μPD6453收到命令后再將所要顯示的字符或漢字等信息送至FPGA。
2.8 視頻信號切換電路
該電路由MAX440組成。MAX440是一種內(nèi)含寬帶視頻放大器的高速多路視頻選擇開關(guān),可輸入8路視頻信號,輸出為1路視頻信號。在單片機(jī)的控制下,輸出可與8路視頻輸入中的任一路相連。該芯片的主要特點(diǎn)如下:
·帶寬為110MHz;微分增益為0.04%,微分相位為0.03度;
·開關(guān)切換時(shí)間為15ns,轉(zhuǎn)換速率為370V/μs;
·開/關(guān)時(shí)的輸入電容為4pF,無需外接補(bǔ)償元件。
2.9 報(bào)警信號的接收及處理
由單片機(jī)直接完成,無需經(jīng)過FPGA。當(dāng)有報(bào)警發(fā)生時(shí),單片機(jī)收到報(bào)警信息,發(fā)出命令使蜂鳴器件發(fā)出警報(bào)聲,同時(shí)通知FPGA和μPD6453使對應(yīng)的畫面閃爍并出現(xiàn)“報(bào)警”字樣。